# Y.T.Ü. Bilgisayar Mühendisliği Bölümü 0113611 Bilgisayar Donanımı Vize Sınavı 1 Çözümleri , 22 Kasım 2012

Adi Soyadı: Öğrenci No:

Not: Sınav Süresi 60 dakikadır. Başarılar...

**SORU 1:** Aşağıda verilen Boolean Fonksiyonlarını <u>minimal</u> elemanlı PLA kullanarak gerçekleyiniz?  $A(X,Y,Z)=\sum m(0, 1, 2, 3, 5), \quad B(X,Y,Z)=\sum m(2, 3, 4, 6, 7), \quad C(X,Y,Z)=\sum m(2,3,5)$ 

## **CEVAP 1:**

Karnaugh haritasına fonksiyonların mintermleri yazılarak indirgeme yapılır. İndirgeme yaparken bütün fonksiyonları gözönunda bulundurarak, fonksiyonlar arası ortak terim bulmaya çalışarak toplam terim sayısını minimum yapılmaya çalışılmalıdır. Aynı zamanda fonksiyonların tersleri de elde edilmelidir.





**SORU 2:** Aşağıda verilen saklayıcı transfer fonksiyonları verilmiştir. Saklayıcı ve çoğullayıcılar (MUX) ile devreyi tasarlayınız?

 $C_a: R0 \leftarrow R1, R2 \leftarrow R1, R3 \leftarrow R0$  $C_b: R0 \leftarrow R3, R1 \leftarrow R2, R3 \leftarrow R2$ 

## **CEVAP 2:**

Bir saklayıcıya birden fazla transfer varsa saklayıcı girişine bir mux bağlanır. Mux un seçme girişine göre girişler belirlenir. Her bir saklayıcının yükleme (Load) girişleri transfer fonksiyonlarının kontrol girişlerinin (Ca ve Cb) fonksiyonları olacak şekilde belirlenir. Burada (+) lojik veya işlemine karşı gelmektedir.



**SORU 3:** 16Kx4 RAM çipi adres kod çözümü, satır ve sütün kod çözücüleri (decoder) kullanılarak RAM matris modeli şeklinde gerçeklenecektir.

- a) RAM hücre dizini (cell array) kare formunda olması için satır ve sütun kod çözücü boyutlarını hesaplayınız?
- b) (571)<sub>16</sub> adresi uygulandığında, kod çözücü (decoder) giriş değerlerini belirleyerek hangi satır ve sütunların seçileceğini kod çözücü girişlerinin üzerinde gösteriniz?
- c) 32Kx8 RAM belleğini, 16Kx4 RAM bellekler kullanarak eldesinin detaylı lojik diyagramını çiziniz?

## **CEVAP 3:**

- a) 16Kx4=2<sup>14</sup> x 4 RAM belleğinin adres yolu 14 bittir. Data yolu ise 4 bit. Bu durumda toplam kod çözücü giriş sayısı 14 olmalıdır. Bu RAM da toplam 2<sup>14</sup> x 4=2<sup>16</sup> tane RAM hücresi vardır. Kare formunda olması için 2<sup>8</sup> satır ve 2<sup>8</sup> sütün olmalıdır. Data yolu 4 bit olduğu için sütün kod çözücü girişi 6 dir. (2<sup>8</sup> / 4 = 2<sup>6</sup> olduğundan dolayı). Satır decoderi ise 8 tir. Bu durumda kullanılacak kod çözücü boyutları satır için 8 x 2<sup>8</sup> ve sütün için 6x 2<sup>6</sup> olmalıdır.
- (571)<sub>16</sub> = (00 0101 0111 0001)<sub>2</sub> olduğuna göre yüksek değerlikli 8 bit satır kod çözücüsünün değeri diğer bitler için sütün kod çözücüsünün girişleri olacaktır. Bu durumda satır için kullanılan 8 x 2<sup>8</sup> kod çözücüsünü girişi ADRS (13:6) = (a<sub>13</sub>, a<sub>1</sub>,....a<sub>6</sub>) = (00010101) olmalıdır. Sütün için kullanılan 6x 2<sup>6</sup> kod çözücüsünün girişi ise ADRS (5:0) = (a<sub>5</sub>, a<sub>4</sub>,....a<sub>0</sub>) = (110001) olmalıdır.





**SORU 4:** Doğruluk tablosu ve grafik sembolü verilen 2x4 kod çözücü lojik elemanının VHDL kodunu davranışsal (behavioral) mimari yapısı kullanarak yazınız?



- (a) Doğruluk Tablosu
- (b) Grafik Sembölü

#### **CEVAP 4:**

```
LIBRARY ieee ;
USE ieee.std_logic_1164.all ;
ENTITY dec2to4 IS
     PORT ( w : IN STD_LOGIC_VECTOR(1 DOWNTO 0);
En : IN STD_LOGIC;
                      : OUT STD_LOGIC_VECTOR(0 TO 3) ) ;
END dec2to4;
ARCHITECTURE Behavior OF dec2to4 IS
BEGIN
      PROCESS (w, En)
     BEGIN
           IF En = '1' THEN
                 CASE w IS
                       WHEN "00" =>
                         y <= "1000" ;
                       WHEN "01" =>
                             y <= "0100";
                       WHEN "10" =>
                             y <= "0010";
                       WHEN OTHERS =>
                             y <= "0001" ;
                 END CASE ;
           ELSE
                 y <= "0000";
           END IF ;
     END PROCESS ;
END Behavior ;
```